高速PCB設計中,這些問題一定要注意

高速PCB設計中,這些問題一定要注意

例如時鐘產生器的位置儘量不要靠近對外的聯結器,高速訊號儘量走內層並注意特性阻抗匹配與參考層的連續以減少反射,器件所推的訊號之斜率(slew rate)儘量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時注意其頻率響應...

2022-12-05
避免串擾的PCB走線規則

避免串擾的PCB走線規則

圖 3a(左)和 3b:由關鍵網路和 I/O 網路的接近引起的潛在 EMI/EMC 問題規則 2:暴露的關鍵跡線長度在波長較短的高速 PCB (> 100MHz) 上,任何關鍵網路(見圖 4a)的電氣長度都足以使其成為有效的輻射源,尤...

2022-07-30
DDR硬體設計要點

DDR硬體設計要點

DDR2的地址和控制訊號線如果是多負載的情況下,會有一驅多,並且內部沒有ODT,其拓撲結構為走T型的結構,所以常常需要使用VTT進行訊號質量的匹配控制...

2022-04-21
金卡納之入門“0”字樁和“8字樁”

金卡納之入門“0”字樁和“8字樁”

在駕校也會經常遇到說8字很難,不會繞8字的人,那麼,將這些“難”和“不會”仔細分析一下:真的不會騎行轉向操作“潛意識”裡掌握著轉向技術,但是不知道使用方法這兩者區別很大,在此請大家先回憶一下駕校的課程...

2022-02-15