EPI推出EPAC1.0,採用RISC-V架構和22nm工藝

在處理器方面,不僅中國和美國需要自主研發,歐洲也不願意受制於人。法國等10個國家聯合發起了歐洲處理器計劃(EPI),自行開發高效能處理器。EPI的第一個CPU原型EPAC1。0已經到來,採用RISC-V架構和22nm工藝。

EPI推出EPAC1.0,採用RISC-V架構和22nm工藝

歐洲EPI處理器計劃已經進行了好幾年,其中一個就是為歐盟的HPC超級計算機開發自己的處理器,但進展緩慢,原型EPAC1。0直到現在才出現。

EPAC1。0處理器採用混合架構,CPU核心是SemiDynamics開發的Avispado,基於開源的RISC-V架構,有4個核心,VPU向量單元則是由巴塞羅那超級計算機中心(西班牙)和薩格勒布大學(克羅埃西亞)聯合開發的。

其他包括L2快取記憶體、STX張量加速器、VRR可變精度計算模組和法國開發的SerDes網路模組。

從這些單元來看,EPAC1。0處理器的設計非常先進,集成了很多專用加速器,但實際效能並沒有暴露出來。

EPAC1。0處理器使用的是格芯22nm工藝製造的,核心面積只有27mm2,不過頻率只有1GHz,應該是測試用的,首批產量只有143個,目前已經跑通程式。

下一代EPAC處理器將升級12奈米工藝,採用先進的小晶片佈局。